在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: fightshan

[活动] 面试的时候遇到的一个题

[复制链接]
发表于 2015-12-10 03:04:08 | 显示全部楼层
回复 21# hehuachangkai


   你看电路看的不够细啊。工程师同志。 正负接反了。
发表于 2015-12-10 08:55:53 | 显示全部楼层
输出阻抗就是PMOS和下面一串NMOS和电阻的并联么……。vout是等于vref的。只要mismatch好就可以等于。
发表于 2015-12-10 09:04:11 | 显示全部楼层
回复 31# aznsj


   好吧,你定要说我错的话。。。大眼一看就知道是负反馈。。 这么多工程师。。
 楼主| 发表于 2015-12-10 10:30:54 | 显示全部楼层




   求指点此电路的工作原理,这帖子跟了几页了也没见说清楚的,也许是自己太low看不懂···
发表于 2015-12-10 10:48:27 | 显示全部楼层
回复 33# hehuachangkai


    是不是负反馈,其实信息还不够。N管栅极电压升高,I增大,R上压降VR增大但Vdsn降低,所以VR+Vds是增大还是减小就要更多的信息才能确定。
    取一种特殊情况,VGS增大,Ids被p管钳制不能继续增大,所以VR没有变化,Vdsn降低,这样就是正反馈了。

    根据以上有限的信息看,正反馈的可能性大一点。
发表于 2015-12-10 15:42:16 | 显示全部楼层
个人愚见  输出支路实际上就是上下两个电流源进行匹配,而中间级的作用就是来使得上下两个进行匹配。之所以不把运放放在输出支路上,这一点我不理解。  还有就是你说Vout产生原理,我想是这Vout正常工作下只有一个工作点,你可以根据公式来算出来。。哈哈。。。菜鸟愚见
 楼主| 发表于 2015-12-10 17:46:00 | 显示全部楼层


这不是MTK的题么。
visn 发表于 2015-12-7 22:41




   你怎么做的?
发表于 2015-12-10 21:43:05 | 显示全部楼层
输入级基准电流通过二极管链接的NMOS进来没问题,中间运放那一级的ac输出阻抗确实是被环路减小了。但是输出级阻抗就是上下ac阻抗并联。

输出级的G。D。S如果没有失配的话是完全复制中间级的。加输出级这样可以隔离输出负载(如果有的话)和中间级。

但是有两个问题:1)为啥要在D端用R而不是S端。2)中间级就算是负反馈~这样接稳定吗?
发表于 2015-12-11 10:21:43 | 显示全部楼层
OP + Current mirror, if vout=vref, then coscade current.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 22:34 , Processed in 0.021216 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表