在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4018|回复: 7

[求助] fpga PLL

[复制链接]
发表于 2013-3-7 10:10:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用quartus软件中的创建PLL时,创建的时钟和输入时钟应该满足什么要求才可以创建成功?例如我工程中时这样的,输入是27M的,可以创建成27M的,99M的、148.5M的,能创建成27M可以理解,但是为什么能创建成99M和148.5M呢?以后创建PLL时该怎么创建呢?要满足什么样的要求呢?我没有找到这方面的资料,望大侠帮忙!
发表于 2013-3-8 20:31:19 | 显示全部楼层
99M就是3分频再十倍频 148.5就是2分频再11倍频。输入要满足PLL的输入范围,上下限都有 具体看用的什么器件的什么PLL了,然后PLL就是分频倍频得到你要的频率了 还可以调相位。这些FPGA的开发工具里面都有,很简单的 照着说明一步步来就搞定了
 楼主| 发表于 2013-3-11 11:55:48 | 显示全部楼层
回复 2# 大暗黑天


   太谢谢你了,但是我还是有点不明白,如果是27M按理论可以配成40.5M的(2分频再3倍频),那为什么不行呢,后面有提示是:actual setting 39.6M,这又是为何呢?望您给我讲一下,小弟不怎么懂啊
 楼主| 发表于 2013-3-11 12:01:37 | 显示全部楼层
回复 2# 大暗黑天

是不是后面c1的时钟是建立在前面c0的时钟基础之上,c2的时钟是建立在前面c1的时钟基础之上的呢?
发表于 2013-3-11 15:15:00 | 显示全部楼层






    大概是这意思,前后不能互斥!推荐你一篇文章
http://bbs.ednchina.com/BLOG_ARTICLE_3010277.HTM
 楼主| 发表于 2013-3-11 15:47:27 | 显示全部楼层
回复 5# coyoo


   太感谢您了,以后有什么问题还请您多多指教
发表于 2013-3-12 09:16:49 | 显示全部楼层
PLL有三个参数M,N和O,其中M和N决定VCO的频率,O是各个输出的分频,如果各个输出对M,N和O的要求无法达到,就不能生成,最好在使用之前用qmegawizq生成,不合理的参数会报错,在其图形界面上都有提示
 楼主| 发表于 2013-3-15 12:59:27 | 显示全部楼层
回复 7# guofu2010


   好的,谢谢你了、、、
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-16 02:46 , Processed in 0.020662 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表