在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4085|回复: 5

[求助] PAD与芯片CORE的间距问题

[复制链接]
发表于 2012-6-28 09:50:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问各位高手:

                      在 芯片core版图的四围放置PAD,那么PAD的间距与core的金属间距为多少比较好?

                      我现在的是上华0.5工艺
发表于 2012-6-28 11:18:53 | 显示全部楼层
按照工艺要求就可以了.看下PDF.
发表于 2012-6-28 22:50:33 | 显示全部楼层
IO与PAD在一起,core 电压由IO处理得到,距离视power而定,PAD位置一般都会事先定好位置的,不然那些厂商还用啥啊
发表于 2012-7-18 17:57:52 | 显示全部楼层
这个有要求吗?CSMC一般都是要求IO上的ESD Tr或是Buffer到Core Tr吧?

0.5工艺的好像最小是75还是80u,具体忘了
发表于 2012-7-20 11:53:02 | 显示全部楼层
最好留有100um间距。以防出问题。
发表于 2012-7-26 17:59:26 | 显示全部楼层
注意IO与内部器件的间距,注意寄生而形成的latchup路径!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 05:30 , Processed in 0.024282 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表