在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 2899|回复: 3

[求助] chipscope对FPGA的外部输入输出有影响么

[复制链接]
发表于 2012-6-18 16:01:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
我最近调试一个PCI板子(用的是spartan 3),发现一个奇怪的现象,原本一个好用的程序,我仅仅对其中的chipscope做出更改后,在系统上的响应就不对了。
   请问chipscope对FPGA的IO有影响么?
   谢谢!
发表于 2012-6-18 18:48:22 | 显示全部楼层
可能会改动IO时序,如果直接抓端口信号的话....
回复 支持 反对

使用道具 举报

发表于 2012-6-19 01:23:18 | 显示全部楼层
应当是对时序有影响,chipscope也是占用资源的。
回复 支持 反对

使用道具 举报

发表于 2012-6-19 09:44:47 | 显示全部楼层
可能主要原因还是你的时序建立得原先就不稳固,在正常与非正常之间,一段加入其它逻辑,就出问题了。
可能修改下input, output delay约束,改变下时间窗口,对内部寄存器也注意看看timing,

另外,如果你的chipscope如果直接选取pin上的信号的话,布线时是会报错的,你的没有报错,说明应没有直接选取IO上的PIN, 但要是也比较靠近IO,也会对IO附近的时序产生较大的影响,你可以换换采的点。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-6 15:47 , Processed in 0.023271 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表