在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 8450|回复: 9

[求助] 关于LVDS匹配的问题

[复制链接]
发表于 2012-3-10 18:48:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
LVDS匹配的话,有一下三种做法,哪种是对的呢?
1.在靠近接收端放一个100omh的电阻。
2.在靠近接收端放一个100omh的电阻,并且告诉PCB厂家,这对LVDS差分线的阻抗做成100omh。
3.告诉PCB厂家,这对LVDS差分线的阻抗做成100omh。
其实就是放电阻和做走线的阻抗二者选其一即可,还是两者都得满足才行。
 楼主| 发表于 2012-3-10 19:00:04 | 显示全部楼层
再问个问题,我的LVDS是时钟,有两对,我为了保持两对等长,其中一对进行蛇形走线,这样好不好?会不会影响很大呢?但是不蛇形走线的话,两个时钟有延迟,我想综合考虑一下
发表于 2012-3-12 13:51:30 | 显示全部楼层
回复 1# caiying1909


    应该是两者都满足才好。理论上希望信号一路走过来看到的阻抗都是一模一样的,只要有一处不同就会有反射。
至于pcb走线,我没做过,不清楚,不过不知道如果你做蛇形线,特征阻抗是否还能保持好。
发表于 2014-2-28 11:09:37 | 显示全部楼层
LVDS的驱动器在仿真的时候怎么等效负载和传输线?
发表于 2014-3-18 20:32:45 | 显示全部楼层
1.在靠近接收端放一个100omh的电阻。
发表于 2014-3-19 14:28:08 | 显示全部楼层
接收與送出端,都必須考慮相對應的阻抗,阻抗匹配應該是看上下級的阻抗來批配的,

也不一定是100歐姆。
发表于 2014-5-7 08:17:39 | 显示全部楼层
两者都要满足,差分阻抗有计算公式,另外两条差分信号要紧耦合
发表于 2014-5-13 22:04:34 | 显示全部楼层
有线宽间距的计算公司的
发表于 2016-6-14 10:20:57 | 显示全部楼层
dajiahao
发表于 2016-6-14 15:45:05 | 显示全部楼层
应该是其中一种就可以了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 11:19 , Processed in 0.028875 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表