|
|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
本帖最后由 estyzq 于 2012-2-9 19:02 编辑
请教大家两个问题:
edi流程中,我在三个点对设计进行了优化,分别是preCTS,postCTS和postRoute,优化的内容包括了hold violation、drv和setup violation。但是我发现两个问题
1.drv在preCTS的优化后,发现在完成postCTS之后,输入timeDesign -postCTS,发现DRV又除了问题,一直到postRoute之后我一直在做drv优化,请问,这样的现象是不是正常的?
2.有时候会发现max_transition或者max_fanout没有修正,考虑会不会是我设置的drv规则不太好的原因,以及,我的设计对时序要求不高,频率只有13MhZ,有没有什么命令能够提高drv修正的effort? |
|