在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: yurenjie

VCS 后仿真

[复制链接]
发表于 2011-1-19 23:20:08 | 显示全部楼层
再顶再顶再顶再顶
发表于 2011-1-20 18:33:14 | 显示全部楼层
这种问题你自己就应该找找自己的设计哪里不对,想在这有个确切的说明不会有
发表于 2013-2-5 10:43:26 | 显示全部楼层
第一个错误的问题在于:
这个信号在所在hierarchy的module中不存在。

你可以在网表中查一下,应该很容易就能找到问题所在。
发表于 2013-2-16 22:53:02 | 显示全部楼层
vcs 支持defpram的。网表里用defpram?那估计是Fpga综合的网表吧?如果是多块Fpga综合的话,有可能出现module-redefine的问题。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 02:03 , Processed in 0.015283 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表