在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7012|回复: 7

电流舵SFDR随频率上升而上升的问题

[复制链接]
发表于 2009-10-13 09:45:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 xiaoxianzai 于 2009-10-14 08:40 编辑

在仿真SFDR的过程中
对于4bit电流舵DAC  设定好时钟频率为1GHz
当输入频率从5MHz到200MHz变化时,
SFDR呈现如下变化
fin                SFDR     SINAD
5.859375M        35.8011     27.3969
25.390625M      36.0337     26.2046
56.640625M      29.7007     22.9385
103.515625M    28.0178      20.9888
208.984375M    33.6446      24.7161


从上表中看出 SFDR在200MHz以前,基本呈现下降趋势,然而到200M开始,SFDR又开始回升,然而瞬态波形在观察中确实变差。
故想问问原因在哪里!
谢谢各位大牛们指导。


我做SFDR的步骤,仿真导出计算需要的点,然后利用MATLAB程序调用经典的那个计算SFDR的程序。

 楼主| 发表于 2009-10-13 09:49:05 | 显示全部楼层
另外就是 由于电流舵是差分互补输出
我发现在低频信号输入时,将两差分信号相减做SFDR比单端信号做SFDR改善1-3dB
而高频时,比如200MHz以上后,差分输出比单端输出改善要大于8-9dB,感觉有点不可信,大牛有没有遇到过类似情况。
QQ交流号码
发表于 2010-2-25 22:08:34 | 显示全部楼层
大侠,能不能告诉小弟DAC 的SFDR等动态特性具体在Cadence ADE中如何仿真,有没有什么材料之类的,给我发一份ccp106@126.com,小弟不胜感激,谢谢!
发表于 2010-3-16 17:28:35 | 显示全部楼层
发表于 2011-10-22 16:08:04 | 显示全部楼层
我并没有做过current-steering的DAC,我想是不是由于电路本身的低通特性所导致的SFDR随着频率的上升而下降.而在低频时,电路的SFDR
就是由带内的基波和相应的二次谐波来决定,而到了接近于奈奎斯特频率处,相应的二次谐波分量会被电路本身的低通特性所衰减,而导致出现SFDR上升的现象。不知道回答的对不对,呵呵,仅供参考。
发表于 2011-10-22 16:11:15 | 显示全部楼层
第二个问题现象的出现也和之前所说的原因有关,
希望拍砖
发表于 2013-9-19 23:43:27 | 显示全部楼层
学习中!!!
发表于 2015-6-17 17:05:16 | 显示全部楼层
学习中,谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 11:34 , Processed in 0.027641 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表