在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4661|回复: 4

FPGA和DSP的时钟倍频模块是怎么实现的?

[复制链接]
发表于 2009-7-8 21:13:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
FPGA和DSP的时钟倍频模块是怎么实现的?

FPGA里面叫DCM,DSP里面叫做PLL,都能实现输入一个倍频数据和分频数据,得到期望的频率输出。eg:12M*7/4=21M

但是这个模块是怎么实现的呢? 如果是锁相环实现的,那么是数字实现的还是模拟实现的呢?

或者说,能不能在一个12M输入时钟的作用下,不使用FPGA的DCM等时钟模块,自己用HDL编写一段代码,实现输出81M的时钟信号呢?

数字PLL究竟能否实现频率倍增?

本人不解,请大虾指教!
 楼主| 发表于 2009-7-8 21:15:03 | 显示全部楼层
谢谢了,请大家指教!!!
发表于 2009-7-10 00:07:30 | 显示全部楼层
应该都是使用数字锁相环来实现的
发表于 2009-7-10 14:18:02 | 显示全部楼层
好象ALTERA是模拟PLL,XILINX是数字PLL?
发表于 2009-7-10 23:16:13 | 显示全部楼层
自己编代码肯定实现不了楼主的功能,Thinking by Hardware!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 02:52 , Processed in 0.019574 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表