在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: semi1860

PLL设计中,VCO的输入控制信号上有VCO输出频率两倍的1mV的纹波

[复制链接]
发表于 2008-12-6 19:04:03 | 显示全部楼层
有学习了! 谢谢各位大虾
发表于 2008-12-24 22:22:27 | 显示全部楼层
1mv应该可以了。
发表于 2008-12-29 16:40:58 | 显示全部楼层
ddddddddddddd
发表于 2009-3-17 19:59:36 | 显示全部楼层
我也遇到相同的问题,CP输出端的电压是稳定的,但是CP的电压经过loop filter以后电压就变得不稳定了,有一定的纹波,好像是由于在Vtune端会有电流输入到VCO的varactor引起来的,这个电流有时比较大,会到10uA,这个纹波有时会比较大,正担心它对输出信号的稳定有影响呢,这个真的能够忽略吗?有点担心...
发表于 2009-3-30 14:41:19 | 显示全部楼层


原帖由 gaom9 于 2009-3-17 19:59 发表
我也遇到相同的问题,CP输出端的电压是稳定的,但是CP的电压经过loop filter以后电压就变得不稳定了,有一定的纹波,好像是由于在Vtune端会有电流输入到VCO的varactor引起来的,这个电流有时比较大,会到10uA,这个纹 ...



那看看你的ripple有多大?  推算下最后导致的 Spurs ... 一定范围内可以接受, kan  系统 的应用
发表于 2009-4-8 10:35:02 | 显示全部楼层
有些帮助,帮顶
发表于 2010-9-18 09:49:36 | 显示全部楼层
不过有一点,LC-VCO控制端是外加的信号,外加信号是会存在一些不必要的干扰的,可以加入RC滤波等把这些不必要的干扰滤波到地....
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-8 19:54 , Processed in 0.020830 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表