在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 5137|回复: 8

[求助] 请教一个时钟馈通的问题

[复制链接]
发表于 2019-7-27 00:11:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
最近在设计一个PGA,设计时钟馈通的问题,我采用传统的dummy开关管用反向的信号去驱动,dummy管size取主开关管的一半,问题是正负开关信号的交叉点是不是一定要在中间,实际设计是很难做到正好在中间的。如果交叉点上偏或者下偏对dummy开关管的size取值是不是要微调。
还有个问题,看到有些驱动NMOS或者PMOS开关管的信号会故意把上升沿或者下降沿做缓,这是什么原因?请各位大神指点迷津!
 楼主| 发表于 2019-7-27 17:43:05 | 显示全部楼层


   
yuechuan 发表于 2019-7-27 10:06
Don't understand your first question.
For the second question, slower rising/falling edge will reduc ...


请问原理是啥?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2019-7-27 17:48:48 | 显示全部楼层


   
AcoAco 发表于 2019-7-27 12:44
一张图片胜过千言万语。 原理图将有助于描述所谈论的内容。


就是这样的方法,如图。
无标题.jpg
回复 支持 反对

使用道具 举报

 楼主| 发表于 2019-8-4 23:07:20 | 显示全部楼层


   
AcoAco 发表于 2019-7-27 21:08
务必先关闭主开关,然后关闭虚拟开关。 HOLD中的电荷注入将更好地匹配。
VDD电压变化(RST和RSTB信号幅度) ...


应该是”先关闭主开关,然后打开虚拟开关“吧,是不是打错了?
另外RST的压摆率和驱动力为啥影响不大?
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-16 23:48 , Processed in 0.325209 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表