在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 661|回复: 2

[求助] [vcs]后仿问题求助

[复制链接]
发表于 2025-5-30 10:56:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
vcs后仿反标时,由于存在负保持时间,D端跳变落在负保持时间之内,所以D端没有报时序违,但是寄存器应该时采样是采样不到这个D端的吧。为什么vcs能够采样到信号了?

场景:
D端:建立时间38ps,保持时间-16ps。
D端的上升沿发生在时钟沿之前的16ps之内。这个跳变是满足保持时间要求,所以没有违例。但是Q应该输出0吧,为什么Q端也能输出1了?,Q端是无法采样到1的啊? 这个仿真行为和实际行为就不一样啊?
真诚求教各位大佬。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-14 21:29 , Processed in 0.020916 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表