在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 1410|回复: 2

[求助] SAR ADC后仿真有效位数下降问题

[复制链接]
发表于 2025-7-2 09:57:43 | 显示全部楼层
1. 对于桥接电容的版图寄生处理。首先桥接电容的上下极板的CC与单位电容CC的比值,schematic和layout提取出来的要一致。桥接电容的上下极分别有C的寄生。假设桥接电容的上极板接的是MSB段,桥接电容的下极板接的是LSB段。那桥接电容的上极板寄生出来的C不会对CDAC的线性度有影响,只会影响CDAC的增益误差。桥接电容的下极板寄生出来的C可以算到LSB段电容阵列上极板(公共端)寄生的C里面,会对CDAC的线性度有影响。
2. 如何去处理 桥接电容的下极板寄生出来的C 和 LSB段电容阵列上极板(公共端)寄生出来的C呢? 一种方法就是校准。另一种方法就是版图去硬匹配(硬凑),在桥接结构的计算公式里,把桥接电容与单位电容的比值设为大于1的数。比如比值是2。那在LSB段的电容阵列里是有一部分电容需要接地,不参与开关切换。那就把 桥接电容的下极板寄生出来的C 和 LSB段电容阵列上极板(公共端)寄生出来的C 算到 LSB段那些不参与开关切换的电容里,这样就能做到和schematic一致。这种处理方法,对于10-12bit的SAR应该还算可以。但是对于更高精度的ADC还是校准比较好。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-18 04:32 , Processed in 0.011915 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表