在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 559|回复: 7

[求助] ADC THD测试FFT波形噪底异常

[复制链接]
发表于 2025-8-7 19:24:03 | 显示全部楼层
噪底而非谐波的增大,有可能是时钟jitter导致的,你可以贴100k和300k的图对比一下
回复 支持 反对

使用道具 举报

发表于 2025-8-8 10:04:14 | 显示全部楼层


   
渡渡 发表于 2025-8-8 09:49
这是Fin=100kHz的频谱图。 时钟用的是XO,jitter很小的。如果是时钟jitter,Fin=100k和Fin=300k, 频谱会 ...


300kHz那里的鼓包很像是时钟jitter的形状。不要用XO。要用PLL或者jitter小的晶振。你可以算一下你这个adc 达到所需snr需要的jitter。
回复 支持 反对

使用道具 举报

发表于 2025-8-8 10:06:54 | 显示全部楼层


   
nanke 发表于 2025-8-8 10:04
300kHz那里的鼓包很像是时钟jitter的形状。不要用XO。要用PLL或者jitter小的晶振。你可以算一下你这个adc ...


不清楚你这个snr多少,fin只有300kHz,理论上只要不是100db以上的,jitter要求应该不高才是,可以实际测一下jitter,或者想办法换更干净的时钟。或者你这个是连续型的delta-sigma,对jitter非常敏感?
回复 支持 反对

使用道具 举报

发表于 2025-8-8 10:10:00 | 显示全部楼层


   
nanke 发表于 2025-8-8 10:06
不清楚你这个snr多少,fin只有300kHz,理论上只要不是100db以上的,jitter要求应该不高才是,可以实际测 ...


也有可能是信号源的问题。多做一些实验多测一些数据找找规律。我之前测adc都是改变不同变量测几十组数据以上的。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-22 08:22 , Processed in 0.014978 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表