在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 12200|回复: 18

[求助] 请教capless LDO的PSR问题

[复制链接]
发表于 2020-10-20 15:06:05 | 显示全部楼层
本帖最后由 nanke 于 2020-10-20 15:09 编辑


   
YyuanRTs 发表于 2020-10-20 10:21
我需要一些分析,不用改善的方法


分析信号是怎么流动的就可以了。这里假设功率管为P管,运放负载管也是P管

对于PSR, 2条主路径和1个环路,主路径是通过功率管到LDO输出,副路径是电源到EA输出再到LDO输出,环路是就是一版环路分析的的环路。

对于楼主所说的平的接近0dB的这一段
当频率逐渐增高至EA增益接近1或更低时,环路失去作用,只剩下两条路径,EA输出即功率管PMOS gate跟随电源变化,PSR=1-rds/(RL//sCL+rds),由于此时频率还不够高sCL<<RL,故 PSR与频率无关,是“平的”
频率继续增高,则PSR曲线呈现-20dB/10倍频"下降”
频率再增高,则PSR=CL/(CL+Cds),也与频率无关,变成“平的”


回复 支持 5 反对 0

使用道具 举报

发表于 2021-11-29 14:40:13 | 显示全部楼层


   
sqxu1103 发表于 2021-11-25 11:27
请问为什么EA增益为1,功率管栅极就跟随电源变呢


功率管栅极跟随电源变化并不需要EA增益为1而是高PSR LDO需要PMOS功率管栅极跟随电源变化(dGP/dVCC≈1),NMOS功率管栅极不随电源变化(dGN/dVCC≈0)


回复 支持 反对

使用道具 举报

发表于 2021-12-8 15:32:43 | 显示全部楼层


   
sqxu1103 发表于 2021-12-5 19:41
明白您的意思。只是在分析PSR为0dB那一段,EA增益小于1我可以理解,为什么功率管栅极跟随电源变化呢,是 ...


条件是输出电流或者功率管电流不变
(1)通过反馈环路,如果反馈环路A(S)>>1,则d(vg)/d(vcc)≈1
(2)当s=+oo时,电容分压决定了0<d(vg)/d(vcc)<1
(3)介于(1)和(2)之间时,d(vg)/d(vcc)不确定,与电路设计相关
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-16 03:32 , Processed in 0.016145 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表