在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5889|回复: 22

[求助] 无输入参考时钟情况下,pll是否有频率信号输出

[复制链接]
发表于 2016-9-19 11:56:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位大侠,如果不给pll输入参考时钟,那么会有频率输出吗?

从仿真结果上看没有,但是芯片测试却有频率输出,感觉整个环路会使得PFD不断地降低CP输出的电压,最终应该稳定在VCO不再振荡才对。

请指点。
发表于 2016-9-19 12:45:05 | 显示全部楼层
VCO肯定会振荡的,因为本身噪声就会放大,使得VCO振荡。所以有输出是正常的。
       我的想法,仅供参考!
 楼主| 发表于 2016-9-19 14:56:33 | 显示全部楼层
回复 2# zs1647


    如果有频率输出,那么PFD就会比较两者的相位,感觉最终会使得VCO的控制电压或电流减小到不再振荡,这时已经没有增益,有噪声也没有用吧。

上面问题的提出,是因为部分芯片在无参考时钟输入的情况下,无输出,当提供参考时钟后也无输出,而无参考时钟输入的情况下有输出的芯片则可以锁定。
所以希望明确2个问题:
1、无参考时钟输入的情况下,有频率输出的原因(仿真没有仿出来)
2、无参考时钟输入的情况下,无输出,当提供参考时钟后也无输出的原因

谢谢。
发表于 2016-9-19 15:27:49 | 显示全部楼层
PFD会保持高电平或低电平,从而使得CP输出饱和,稳定在电源电压或gnd,因此VCO就会有输出。无参考时钟输入下,无输出,应该是VCO没有震荡,导致加了参考时钟后也没有输出。设计时最好加一个启动电路
 楼主| 发表于 2016-9-19 17:10:11 | 显示全部楼层
回复 4# JohnHilo

    1、PFD为什么会保持高电平或低电平?不是应该输出参考时钟和反馈时钟的相位差吗,请再解释一下。
    2、VCO没有振荡,是因为vco控制电压到达电源电压后的vco增益不满足起振条件吗,说明设计临界使得部分芯片不起振?
发表于 2016-9-19 22:30:00 | 显示全部楼层



PFD部分可以看下其实现原理,当只有一个输入时,自然是一路为高电平,另一路为低电平而振荡器不振荡原因很多,受PVT影响
发表于 2016-9-20 09:41:36 | 显示全部楼层
不管电荷泵输出电压为多大(0~VDD),VCO应该都能振荡,只是振荡的频率不同。也就是说,CP输出的电压只是起到调节VCO输出频率高低的作用,而不是决定其能否振荡。

至于“有参考频率也无输出”,那应该就是VCO没有起振了。
发表于 2016-9-20 10:59:04 | 显示全部楼层
不起振的VCO,看可否增加偏置电流么,也许就能够起振,或者更改环境温度试一试
发表于 2016-9-20 16:54:29 | 显示全部楼层
环路本身会让控制电压趋于0,但主要还得看2点:
1,VCO 在 控制电压为 0 时 是否还在振?
2,输出级在VCO不振的情况下是否有频率出来?
发表于 2016-9-20 17:50:41 | 显示全部楼层
看一下无输入参考时的输出频率是多少不就知道到底是什么信号了吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 02:32 , Processed in 0.032415 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表