在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: Djerly

[求助] Z。。verilog使用中遇到的一个关于高阻的使用的问题,,求解

[复制链接]
发表于 2012-7-9 16:34:42 | 显示全部楼层
回复 10# servingapples


    你无法通过这条线判断,采'Z'的结果也是‘1’。
必须要有另外一个信号告诉你,现在三态线上已经只有0/1两态了,然后你这时去采样才行。
发表于 2012-7-9 19:08:30 | 显示全部楼层
你这句话等同于assign clkawire = dpram_clk; 因为判断条件永不为真(只有用“===”才可能为真)
发表于 2012-7-10 04:42:46 | 显示全部楼层
高阻态是电路层面的东西,不要在逻辑中使用。另外在数字前端设计中,在芯片内部一般是不会使用高阻态来描述的,只有在IO的建模上会出现高阻态这个东西。
发表于 2012-7-13 16:24:16 | 显示全部楼层
可以通过PAD的PullUP,PullDown功能实现:
  1.现将PAD上拉,检测输入为高点平,
  2.再将PAD下拉,检测输入为低电平,
  如果两个条件都满足,则可以认为输入为高阻。
当然为了防止输入是变化的信号时刚好满足两个条件,可以增加检测时间。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-10 23:35 , Processed in 0.017947 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表