在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7786|回复: 17

LDO测试发现在大负载时输出电压下降

[复制链接]
发表于 2009-11-27 09:22:30 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
tsmc18流的LDO在负载较重时(10mA --> 20mA),输出电压变小(1.8V --> 1.6V)

仿真时输出即使到50mA也不会出现输出电压下降的情况(前后仿都验证过)

此时输出电压稳定在1.6V,应该不是稳定性问题。请问有碰到过同样情况的?
发表于 2009-11-27 11:16:49 | 显示全部楼层


tsmc18流的LDO在负载较重时(10mA --> 20mA),输出电压变小(1.8V --> 1.6V)

仿真时输出即使到50mA也不会出现输出电压下降的情况(前后仿都验证过)

此时输出电压稳定在1.6V,应该不是稳定性问题。请问有碰到 ...
bkat 发表于 2009-11-27 09:22


package and bonding wire resistance?
 楼主| 发表于 2009-11-27 12:41:09 | 显示全部楼层
不明白 xcoder 具体指的是什么意思

负载时片内的 测试点在片外  

加上package and bonding 模型也验证过的
发表于 2009-11-27 12:47:13 | 显示全部楼层
PCB的连线电阻有没有考虑?
发表于 2009-11-27 12:47:31 | 显示全部楼层
可以测试bandgap嘛? 测一下,看看是不是banggap的问题(重载下轻载下都测试下),如果是的话,有可能layout没处理好,可能会有latch up问题。
发表于 2009-11-27 15:44:13 | 显示全部楼层
有可能是bandg问题...或者大负载时影响误差放大器失调?
发表于 2009-11-28 02:39:07 | 显示全部楼层
must be the parasitic resistance
发表于 2009-11-29 21:47:17 | 显示全部楼层


不明白 xcoder 具体指的是什么意思

负载时片内的 测试点在片外  

加上package and bonding 模型也验证过的
bkat 发表于 2009-11-27 12:41



那你试试LRZHU的建议,LAYOUT可能没考虑好
发表于 2009-11-30 05:46:53 | 显示全部楼层
拿电路图出来看看才能看个究竟。
发表于 2009-12-1 12:37:20 | 显示全部楼层
Vout 是突变还是线性掉下来的?
线性的掉,楼上说的各种情况都有可能
突变,是不是保护电路(限流等)起作用了
BTW,不太同意是BGR的问题
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-12 14:22 , Processed in 0.046839 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表