EETOP 创芯网论坛

找回密码

  登录   注册  

搜帖子
查看: 1150|回复: 0

[资料] SPI从机通信速率高达时钟二分频的疑惑

[复制链接]
发表于 2018-6-23 16:04:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近在阅读ST的芯片的用户手册,发现其中的SPI模块,从机的通信速率可以高达fpclk/2。   对这点很疑惑,从数字电路设计的角度来看,想不明白是怎么实现的。
   这么高的通信速率,难道是直接把PAD进来的时钟信号作为异步时钟来用的吗?但是这样可靠性就太差了。
有没有大神指点一下,用同步设计的思想怎样才能实现这么高的通信速率?

谢谢!!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐上一条 /3 下一条

关闭

小黑屋| 关于我们| 联系我们| 在线咨询 |  EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2020-4-2 16:42 , Processed in 0.059084 second(s), 9 queries , Gzip On, Redis On.

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc.

快速回复 返回顶部 返回列表