在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5966|回复: 4

[求助] 如何对SPI的输入时钟信号进行去毛刺(去抖)处理

[复制链接]
发表于 2015-10-2 18:17:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
FPGA通过SPI接收外部数据,用spi时钟(20MHz)对spi数据采样后用内部时钟逻辑转存。发现会偶发由于spi时钟有毛刺导致的逻辑错误。请问应该怎么做?用FPGA内部产生的高速时钟(比如200MHz)对spi总线时钟数据同步再做接收可行吗?或者还有什么比较好的方法?谢谢各位大神
发表于 2015-10-2 23:24:21 | 显示全部楼层
可以的,还可以用高速时钟做个简单的数字滤波,简单的就是连续采样几个周期,一致才采用
发表于 2015-10-7 20:15:43 | 显示全部楼层
回复 1# fangzhutian


  统计2#的观点,可以用高速的时钟连续采样,例如连续两次采集到0表示0,并且连续两次采集到1表示1,表示上升沿。
发表于 2015-10-8 13:34:09 | 显示全部楼层
SPI本来就是有一个时钟同步的引脚,
这个同步要求就是没有毛刺,如果有说明前级有问题,
毛刺一般简单电容滤波一下就行了吧?
发表于 2015-10-8 13:42:01 | 显示全部楼层
建议查找一些为什么输入时钟有毛刺,spi的clk信号就是作为时钟的
1.如果使用200MHz的时钟采样,连续2个0为0,连续2个1为1,那么还是会存在漏判的情况,比如毛刺宽度大于5ns,就会有可能造成采样误判。
2.采用200MHz时钟过采样的方法,spi的clk信号估计最高也就20MHz,再往上提速就难了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-26 09:14 , Processed in 0.028528 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表