在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3743|回复: 7

[求助] layout中关于走线问题

[复制链接]
发表于 2018-11-5 11:57:19 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
layout中如果先走线过长就要跳到其他层再跳回来,这是天线效应,但多长算过长?
尺寸约小的工艺,金属越要避免在MOS上走线。
初画layout,时间比较紧迫,请各位大佬不吝分享经验。谢谢。
发表于 2018-11-5 13:22:57 | 显示全部楼层
跑一下天线效应相关的DRC,报错了你就跳呗(加二极管也可以),
走线面积和所接poly面积,diffusion面积要成一定比例,具体的比例你去rule里面查一下
工艺越小寄生越严重,似乎可以用来解释尽量避免在MOS上走线
发表于 2018-11-5 14:34:54 | 显示全部楼层
回复 2# 账户已登录

工艺变小,Metal到gate间的垂直距离也会减小(CT的深宽比不能变太大),Metal层与层之间的距离也会减小,导致寄生电容变大
发表于 2018-11-5 18:08:48 | 显示全部楼层
如果不从device上走线,stdcell 还怎么做。
不要迷信
发表于 2018-11-6 09:04:52 | 显示全部楼层
回复 4# firewolf223

应该说的是模拟的管子吧,不过只要后仿能过都可以走,哈哈,只是会增加电路设计者的负担
 楼主| 发表于 2018-11-6 11:52:59 | 显示全部楼层
回复 2# 账户已登录


    哇,又看到你给我回帖了,真心地感谢
发表于 2018-11-6 13:20:04 | 显示全部楼层
回复 5# 账户已登录


   老工艺因为设备工艺太烂,所以有一些经验流传。但是从现在40nm 以下工艺从来没有人研究M1 对device的影响。如果这个真的会影响device的performance
那早就做到model 里去了,毕竟mask那么贵,影响比较大的效应早就研究的差不多了。
发表于 2018-11-6 14:40:18 | 显示全部楼层
回复 6# 单眼皮的乖女孩

因为我最近比较闲呐
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 01:43 , Processed in 0.018659 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表