在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5893|回复: 15

[求助] smic的版图规则求助

[复制链接]
发表于 2018-7-2 21:53:53 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟我最近在用smic的0.18um工艺中的n-well电阻rnwaa,在调用这个器件的版图时,进行DRC检查显示如下错误
                      RNWAA.jpg
想问一下有没有熟悉这个规则的。是直接调用器件的版图,这个错误应该不会太严重吧。
发表于 2018-7-3 15:28:05 | 显示全部楼层
有没有版图的截图
 楼主| 发表于 2018-7-3 19:39:38 | 显示全部楼层
回复 2# 飞啊飞2


   有有有,那朋友我给你截一个,你帮我看看啊       rnwaa.png
 楼主| 发表于 2018-7-3 19:40:59 | 显示全部楼层
回复 3# s橙子s


    RNWAA.png
 楼主| 发表于 2018-7-3 19:42:51 | 显示全部楼层
回复 2# 飞啊飞2

这个是版图是直接调用器件的版图,按理说不应该有问题吧

    RNWAA.png
发表于 2018-7-3 20:41:15 | 显示全部楼层
你这样截图还是不太清晰,你最好是在旁边标注一下层次信息,但是从你报错的语句上是说如果有N+或P+有源区跨在N阱上是不允许的,你要看看是不是存在这样的情况。当然你也可以报报错的区域图贴出来!
 楼主| 发表于 2018-7-3 22:06:48 | 显示全部楼层
回复 6# 843071455


   是的,我也是这么理解的,我这就把图层信息标记一下
 楼主| 发表于 2018-7-3 22:12:51 | 显示全部楼层
回复 6# 843071455

layer.png
1是N-well区域,2是多晶硅阻挡层,3是有源区,4是选择注入N+区剩下的金属层1和contanct接触
 楼主| 发表于 2018-7-4 09:34:59 | 显示全部楼层
回复 6# 843071455


   我试着把N-well区域扩大一点,把那个N+的有源区包住,这个错误没了,但又出现了别的错误   这是器件自带的版图,按理说不应该有任何DRC问题吧
发表于 2018-7-4 12:46:21 | 显示全部楼层
本帖最后由 843071455 于 2018-7-4 12:48 编辑

回复 9# s橙子s

这个版图看着应该是没有什么问题的,有别家的工艺,版图也是这么做的,那可能就是drc文件的问题了,你drc报错的图截并不完整,你应该把提取这个版图的语句也贴出来,这样就知道是哪里有问题了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-30 07:57 , Processed in 0.022032 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表