在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: s橙子s

[讨论] 关于版图中45度交叉走线的问题

[复制链接]
 楼主| 发表于 2018-4-24 10:25:56 | 显示全部楼层
回复 9# powerboy711


   哦,可以可以,get到了,我试试细线看看效果
发表于 2018-4-24 10:30:41 | 显示全部楼层
回复 1# s橙子s


    可以是可以,但是之前我用45°画完版图,DRC之后发现报错,改为90°就可以了,不知道你会不会出现这个问题,提前告诉一下
 楼主| 发表于 2018-4-24 15:45:06 | 显示全部楼层
回复 12# 朱思遥


   我这边画的时候,Calibre的DRC是过得,没提示有什么问题。Assura也没有提示offgrid的错误。
cross.jpg
 楼主| 发表于 2018-4-24 15:51:20 | 显示全部楼层
回复 12# 朱思遥


   非常感谢,以后多交流讨论呀
发表于 2018-4-26 22:57:34 | 显示全部楼层
小制程一般不允许45度,45时最好不要用path,先用path画好,再把path打散成多边形,
然后将45度部分拉宽
 楼主| 发表于 2018-4-27 17:36:55 | 显示全部楼层
回复 15# chinarml


小制程是指特征尺寸很小的意思吧   感谢回帖
发表于 2018-4-30 10:35:01 | 显示全部楼层
回复 16# s橙子s 制程就是cmos的沟道长度,就是你说的特征尺寸。比如TSMC.18UM rule就只指gate的最小length=0.18um
 楼主| 发表于 2018-4-30 18:27:12 | 显示全部楼层
回复 17# chinarml


   好的,非常感谢
发表于 2018-5-2 10:59:09 | 显示全部楼层
回复 18# s橙子s


   直接用wire画 就不会出现不在格点的问题
 楼主| 发表于 2018-5-2 19:06:52 | 显示全部楼层
回复 19# dpiyssr


   额,wire是哪个快捷键,还没用过这个方式。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 10:45 , Processed in 0.026574 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表