在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2838|回复: 1

请教superscalar和VLIW的compiler是硬件还是软件实现的?

[复制链接]
发表于 2018-3-3 18:34:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
相比于大部分cisc架构,近年很多risc也实现branch prediction, reorder, renaming等技术来提高性能,那么问题来了,这些功能是通过纯电路实现的?还是写好的compiler程序实现?这段compiler程序具体放在哪一级memory里呢?谢谢大神们指点!
发表于 2018-3-25 10:00:48 | 显示全部楼层
回复 1# squallyii


   那必须都是软件实现的编译器啊,编译器还能做成硬件?反正我没有听过,你说的那些supetscala的branch predictor . rename . out of order的ROB妥妥的硬件实现了,高性能处理器里面这些东西是最基本的东西了。VLIW需要非常好的编译器支持,而且程序的移植性很差,二进制可执行文件跟微架构密切相关,可能下代VLIW做了硬件优化,但是这代的应用直接在上面跑可能反而慢了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 05:46 , Processed in 0.013058 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表