在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2957|回复: 8

[求助] 懂工艺的大牛解答一下,谢谢。

[复制链接]
发表于 2017-12-6 10:45:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
懂工艺的大牛解答一下:为什么工艺中高压MOS只有tt,ff,ss工艺角,而没有fs,sf工艺角(我用的华虹40VBCD工艺,不知其他工艺是不是这样)
发表于 2017-12-6 12:42:16 | 显示全部楼层
应该是没有必要提供fs/sf工艺角
 楼主| 发表于 2017-12-6 14:02:46 | 显示全部楼层
不能说内有碧瑶,有的地方还是需要评估fs/sfl两种工艺角下PMOS与NMOS偏差情况的
发表于 2017-12-6 16:52:40 | 显示全部楼层




    一般来说 低压才会有 fs sf . 低压比较好做 .
很多情况下 TT SS FF 会是最边缘设计 (当然不全部拉)  
model 本就不好做, 特别高压model , 以前 cadence 有 101 , 後来synopsys 跟某公司合作开发 level66 , 还有其他 level88 . 最後好像高压model 又换其他.
不过我看过 level54 .

还有些model 不好做 , 最後使用 sub circuit 方式去带.
但是 有时一些 sub circuit 还给你 "protect" 编码, 但是 一跑会不收敛.
可能是model 内使用 理想元件, 以前碰到过使用 ..导致某些spice tools 跑得很怪.
 楼主| 发表于 2017-12-6 18:48:01 | 显示全部楼层
谢谢啊,照您的意思,其实还是存在高压PMOS与NMOS器件fs和sf偏差的,只是模型中难以实现,是这个意思吗?
发表于 2017-12-6 20:34:16 | 显示全部楼层
可以自己改lib添加所需section
发表于 2017-12-7 09:17:47 | 显示全部楼层
同意楼上,可以自己修改lib,得到fs和sf的corner。有些电路,fs和sf才是最差的情况,这两个corner还是有必要的。
发表于 2017-12-7 14:02:03 | 显示全部楼层
就好像HV device大部分没有mc的section一样;
能做吗?当然可以做!
要必要吗?必要性不大(起码foundry认为必要性不大);
 楼主| 发表于 2017-12-7 14:19:39 | 显示全部楼层
回复 8# ericking0


   大部分是不需要的,但是个别电路碰到了还是有这个需求的,谢谢各位了,试着该网表评估吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-3 17:10 , Processed in 0.021888 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表