在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 12485|回复: 14

[求助] Layout中ESD,SAB层次覆盖住I/O的驱动级MOS是否降低其驱动强度?

[复制链接]
发表于 2017-8-7 18:02:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
绘图1.jpg




       在设计Standard I/O时,为增强ESD特性而添加SAB(Salicide block)及ESD(ESD implant)层,在具体Layout设计中,若将SAB层覆盖住NMOS驱动管栅级(如Layout2),是否会大幅降低其驱动强度?


PS: Schematic为简易driver IO示意图,图中PMOS/NMOS为大尺寸驱动管。
      图1中layout是比较常见的画法仅覆盖MOS管drain端,增加drain端电阻,改善ESD特性;
      图2layout,与图1相比,SAB层除覆盖drain端外,同时覆盖gate, source端,且两图均满足DRC,LVS.

    (本人设计的驱动I/O前后仿真正常,  layout如图2;  现测试结果显示输出波形上升时间与仿真一致,而下降时间很长,与仿真值相差近10倍,测试频率为10MHz,现怀疑是以上所述问题,还请大家指点)
发表于 2017-8-8 15:14:21 | 显示全部楼层
小白发表一下观点: 图二NMOS gate上覆盖SAB,相当于在栅极加了一个电阻,NMOS管响应时间增加,仿真相差10倍 ,看来去硅化这个电阻影响不小。
 楼主| 发表于 2017-8-8 17:21:15 | 显示全部楼层
回复 2# jueduilk


    感谢回答,从PDK 中电阻模型来看,silicide/un_silicide ploy电阻,其方阻相差20倍左右。

前仿真无法cover住图2中   由于SAB  drain端引入的电阻,gate端引入电阻。
后仿真与前仿真几乎一致,无明显差异, 且图1与图2 的后仿真结果一致,说明提取寄生参数无法corver 整个版图信息。
发表于 2017-8-13 22:04:29 | 显示全部楼层
yes !!!
发表于 2017-8-21 16:54:55 | 显示全部楼层
如果SAB只覆盖drain端以及gate的一小部分,会对驱动有影响吗?
发表于 2017-8-21 16:56:26 | 显示全部楼层
如果SAB只覆盖drain端以及gate的一小部分,会对驱动有影响吗?
发表于 2017-8-21 17:12:43 | 显示全部楼层
如果SAB只覆盖drain以及gate的一小部分,这样会对驱动有影响吗?
 楼主| 发表于 2017-8-29 14:09:16 | 显示全部楼层
回复 4# ralphtwtw

请问能否简要讲述其中机理:
如果仅仅考虑source端的SAB电阻,其电阻值只有10欧姆左右,不至于对驱动强度有10倍于仿真的区别。
是否是gate端被全部覆盖SAB层而导致的呢?那么其中的机理是什么?
谢谢!
发表于 2017-12-28 16:16:20 | 显示全部楼层
做项目出现过这种,SAB/RPO加在poly上会增大NMOS的VTH,从而导致NMOS管驱动能力下降的结果。
 楼主| 发表于 2017-12-28 17:55:41 | 显示全部楼层
回复 9# chenqiao1122


   感谢答复,项目中也是因为NMOS的驱动太弱(约1/10),检查版图中才发现在Gate上增加SAB层。
   如答主所言,很可能是NMOS管特性发生改变,但不知到如何从原理上进行分析,如何影响VTH,至今仍未想明白,若能指点,不胜感激。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 15:22 , Processed in 0.022236 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表