在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4507|回复: 4

[求助] 同一个master clock下的不同generate clock之间如何balance

[复制链接]
发表于 2017-4-26 15:52:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题。
手头有个design, 有3组generate clock 都是继承自同一个master clock,现在要求master clock 到3个generate clock点的latency skew最小。但是CTS的时候貌似工具只会修drv,但不会特别去balance,我现在的方法是报出master --> generate 点的path然后手动place cells,不知道怎么设置tool来自动实现?谢谢各位~
发表于 2017-4-26 16:19:55 | 显示全部楼层
直接把generated clock到master clock之间的单元都拉到master clock port附近,generated clock之间若是需要balance,则将3个generated clock pin设为leaf pin,对master clock做tree,这样应该latency skew最小吧.
 楼主| 发表于 2017-4-26 16:54:00 | 显示全部楼层
回复 2# idanceu

将3个generated clock pin设为leaf pin, 那么generate clock后面带的reg跟他自己balance吗?好像不太科学。。。
发表于 2017-4-26 18:02:23 | 显示全部楼层
generate clock 和 master clock 天生就会做balance的吧?
发表于 2017-4-26 21:18:34 | 显示全部楼层
回复 3# williamzzg
应该得看generated clock与generated clock 之间 ,generated clock 与master clock之间是否需要balance, 这决定了是从master clock点做tree还是从generated clock点做tree。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-26 23:44 , Processed in 0.016775 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表