在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1656|回复: 5

[求助] 布局布线后仿真问题

[复制链接]
发表于 2017-2-16 16:10:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
使用Libero IDE做Vhdl代码布局布线后仿真,仿真结果和综合后仿真结果差异较大,求助!!!!有谁知道是什么原因吗???

布局布线后仿真

布局布线后仿真

综合后仿真

综合后仿真
输出信号o_crc_crc32m1等输出信号为什么不稳定?怎么找原因啊?
发表于 2017-2-16 17:57:24 | 显示全部楼层
仿真结果完全正确啊,哪里错了?

不稳定的时间是因为布线/器件延时造成,有这些延时,才是后仿真,才是真实情况。
 楼主| 发表于 2017-2-17 08:41:41 | 显示全部楼层
回复 2# sme-ic
但是正确结果输出之前还有其他结果输出,这样也是正常现象吗?
发表于 2017-2-17 08:56:41 | 显示全部楼层
发表于 2017-2-17 09:00:10 | 显示全部楼层
多个信号本来翻转就会不一致,很正常。到达时钟边沿稳定了就行
 楼主| 发表于 2017-2-17 09:13:12 | 显示全部楼层
回复 5# huster

原来如此,多谢赐教!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 11:28 , Processed in 0.023242 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表