在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6809|回复: 11

[求助] 求助,增益自举运放后仿增益下降很大

[复制链接]
发表于 2016-8-22 13:32:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好,我现在在做一个增益增强型运放的后仿,前仿DC增益大约100dB,提取寄生电阻后仿DC增益只有60dB,求大家指点一二……条件不足我再补充
PS,目前辅助运放单独仿真没问题,输入管源极电阻很小,可以忽略,几个走大电流的路径金属线也足够宽了,使用的是55nm工艺(匹配是个问题),闭环仿真……

谢谢大家
发表于 2016-8-23 11:15:26 | 显示全部楼层
看看电路是否对称,共模点是否有偏离,最后看看静态工作点,这几个都保证了没问题得话,应该就好了。
 楼主| 发表于 2016-8-23 12:12:55 | 显示全部楼层
回复 2# wuyanwei


   谢谢回复!现在电路失配对性能影响比较大,通过降低失配使后仿增益提高了6dB;两边输出不对称,一边输出860mV,一边输出220mV,这样cascode管进入线性区,导致增益下降。现在估计的是寄生电阻导致的失配,在找金属线和via的问题。
发表于 2016-8-23 16:41:15 | 显示全部楼层
这个失配有点厉害。。。
发表于 2016-8-23 17:55:51 | 显示全部楼层
55NM请关注WPE参数
 楼主| 发表于 2016-8-23 19:51:13 | 显示全部楼层
回复 5# jamesccp


   谢谢各位的回复,问题已经解决,是失配的原因。55nm工艺下失配需要严格注意,WPE,LOD;高增益大电流也要注意寄生电阻的问题
发表于 2016-12-19 14:49:20 | 显示全部楼层
回复 6# twostage

请问是如何解决的,我最近在设计共栅极放大器,也是在高频增益下降很快。
发表于 2016-12-19 15:14:17 | 显示全部楼层
回复 7# 安静会儿


   我怎么感觉你的问题和这里不是一样的
发表于 2016-12-19 15:27:16 | 显示全部楼层
回复 8# tang66521


   好吧,谢谢啦
发表于 2017-2-25 11:48:55 | 显示全部楼层
回复 1# twostage
你好,想问一下,你的辅助运放时什么结构的呀?  我现在想采用全差分折叠共源共栅的结构,看到有的文章上面在输入管那里再加一个管子,就可以控制输出共模电平,对于这一点我还不怎么理解,不知道你有没有经验,或者相关的资料呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 06:56 , Processed in 0.021108 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表