在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10968|回复: 18

[求助] 运放输入管Vth太大怎么让他降一降

[复制链接]
发表于 2016-7-2 11:16:09 | 显示全部楼层 |阅读模式
200资产
做了个五管运放,可是输入管对的vth太大,Vgs-Vth=70mV,快截止了,该怎样调节一下让他的差值大一些呢?之前调了一下长度L与偏置电压Vb,好像都起不了多大的作用,还有其他手段改善吗?还有就是电流镜像是不是要保证两管Vds相等啊 ?怎么做呢

                               
登录/注册后可看大图
QQ截图20160702111034.jpg

最佳答案

查看完整内容

回复 1# zyw543716900 降低阈值Vth的方法,有1、更换为low Vth的器件 2、消除input pair的body effect(需要工艺支持,NMOS bulk和source等电位) 3、尽可能的提高input器件的length(应该是减小DIBL效应,主要对advanced process效果明显) 另,input pair也可以工作在亚阈值区提高gm,从而提高OTA的带宽,Vgs-Vth范围保持在-150mV以内即可。 错误之处,烦请指正。 ...
发表于 2016-7-2 11:16:10 | 显示全部楼层
回复 1# zyw543716900


   降低阈值Vth的方法,有1、更换为low Vth的器件
2、消除input pair的body effect(需要工艺支持,NMOS bulk和source等电位)
3、尽可能的提高input器件的length(应该是减小DIBL效应,主要对advanced process效果明显)

另,input pair也可以工作在亚阈值区提高gm,从而提高OTA的带宽,Vgs-Vth范围保持在-150mV以内即可。

错误之处,烦请指正。
发表于 2016-7-2 14:52:33 | 显示全部楼层
如果单纯地想降低输入对管Vth,只有降低尾电流源NMOS管的Vds了;你可以调大底部电流镜两个NMOS管的尺寸,把Vdsat降低试试
发表于 2016-7-2 21:06:00 | 显示全部楼层
为什么不直接用低阈值管,缺点是要增加mask,或者把管子放N阱里,也可以消除衬偏效应,不过面积大
 楼主| 发表于 2016-7-2 21:19:42 | 显示全部楼层
回复 3# ac3m666


   低阈值管能加高电压3V吗,180的库
发表于 2016-7-2 22:03:11 | 显示全部楼层
回复 1# zyw543716900

电路的偏置没调好
 楼主| 发表于 2016-7-2 22:17:50 | 显示全部楼层
回复 5# populbb


   可是我扫描一个遍,vgs与vth相差都很小啊,怎么回事
发表于 2016-7-2 22:53:16 | 显示全部楼层
本帖最后由 ac3m666 于 2016-7-2 22:55 编辑

回复 4# zyw543716900


   低阈值与VDSmax没必然联系吧,就看你的库里有没有。另外你还是好好分析分析电路和器件特性,会对你有很大的帮助。设计电路不能光靠仿。
发表于 2016-7-4 14:42:20 | 显示全部楼层
换管子
 楼主| 发表于 2016-7-4 15:38:12 | 显示全部楼层
回复 8# lghui0825


   我换了个低阈值的管子,也是vgs-vth不是很大
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 15:32 , Processed in 0.024195 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表