在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4192|回复: 7

[求助] input buffer电路问题

[复制链接]
发表于 2016-6-27 18:23:32 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
这个反相器的输入摆幅是1.2V, 但VDD是3.3V,导致1.2V输入时,两个管子同时导通,使输出拉不到0,这种情形怎么办呢?
无标题.png
发表于 2016-6-27 18:58:52 | 显示全部楼层
level shift先升高它。
 楼主| 发表于 2016-6-27 21:07:39 | 显示全部楼层
问题是电源只能是3.3
 楼主| 发表于 2016-6-27 21:10:01 | 显示全部楼层
具体怎么做呢?
发表于 2016-6-28 09:57:33 | 显示全部楼层
本帖最后由 hehuachangkai 于 2016-6-28 10:05 编辑

回复 4# zxsr70885


    level shift.png
如果你输入是在0-1.2V两个电平之间波动,管子尺寸取好,漏电是很小的。但如果你输入是个模拟电压,在某些点第一级存在漏电情况,10几个uA左右,在电路控制信号可能出现不定态时,往往使用这种结构消除,当然是以功耗为代价。。
 楼主| 发表于 2016-7-12 22:23:10 | 显示全部楼层
谢谢,但反过来 VIN=3.3, VDDIO=1.2,会有漏电,怎么办呢,
发表于 2016-7-13 09:07:11 | 显示全部楼层
芯片里的简单转换电路,模拟当数字用,不过要消耗功耗

111.jpg
发表于 2016-7-13 11:48:34 | 显示全部楼层
回复 6# zxsr70885

直接接反向器栅极行了吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 03:29 , Processed in 0.022928 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表