在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5359|回复: 17

[求助] Ring VCO 相位噪聲測試值較大

[复制链接]
发表于 2015-12-10 17:47:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
設計48M Ring VCO 測試發現20Khz之前的噪聲比仿真要大許多,PLL使用32K作為基準,環路帶寬放在3KHz附近,這樣3KHz之后的VCO噪聲均體現在PLL輸出噪聲上了。請問造成VCO低頻噪聲大的原因是什么??? 已經使用干凈電源,結果還是一樣。
VCO_simulation:

VCO_simulation

VCO_simulation


Openloop_meas:

Openloop_meas

Openloop_meas
发表于 2015-12-10 20:04:15 | 显示全部楼层
本帖最后由 hughhuang 于 2015-12-10 20:06 编辑

感觉你这个带宽不是3k啊,像是10k多一点。其实我也是新手,说的不对望指正。
发表于 2015-12-11 00:56:43 | 显示全部楼层
Device's Flicker noise
 楼主| 发表于 2015-12-11 09:09:19 | 显示全部楼层
回复 2# hughhuang


    Open measure圖片是開環測試VCO Phase noise的圖
 楼主| 发表于 2015-12-11 09:21:16 | 显示全部楼层
回复 3# waley


    There are some fliker noise parameter in model. I can get 1/f^3 phase noise curve.
    You meas the silicon fliker noise is larger than model?
 楼主| 发表于 2015-12-11 10:11:59 | 显示全部楼层
Open loop 測試數據來看 20Khz之前的phase noise突然增加,并且不符合VCO Phase noise計算值
发表于 2015-12-11 15:58:01 | 显示全部楼层
PLL的开环单位增益带宽不就应该是闭环的-3dB带宽么?另外如何测 VCO的噪声呢?片子测试的时候可以把VCO和前面的电路分开么?
发表于 2015-12-11 16:10:00 | 显示全部楼层
一般工艺厂商提供的flicker noise的model精准度在较低频偏处是有限制的吧 怀疑几KHz及以下时 device model的flicker noise有偏差并且离散度较大   并且ring oscillator对flicker noise上变频的抑制本来就很差   据cadence FAE讲pss&pnoise仿真时output log中linewidth值以下时的phase noise仿真曲线并不很准确 仅供参考。
发表于 2015-12-13 22:15:51 | 显示全部楼层
多谢分享,正需要
 楼主| 发表于 2015-12-18 10:48:42 | 显示全部楼层
回复 7# hughhuang


   設計PLL時,有寄存器可以設置open loop和close loop,open loop時 VCO 的VCON信號可以從PIN外灌信號。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 03:49 , Processed in 0.021626 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表