在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3073|回复: 5

[求助] 5端nmosiso网表提取

[复制链接]
发表于 2015-9-14 18:32:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 fzu_physics 于 2015-9-14 18:33 编辑

calibre lvs时,发现很奇葩的问题,电路网表提取的是5端 1.png


Layout 提取出来的网表显示也是5端 2.png


然后lvs report 却显示source 是4端的 3.png ,这个要怎么解决?
发表于 2015-9-15 08:53:23 | 显示全部楼层
回复 1# fzu_physics

一个是instance 一个是M
 楼主| 发表于 2015-9-15 09:39:56 | 显示全部楼层
回复 2# coffeeing520


    您的意思是要将电路网表里nmosiso定义成一个子模块,然后再调用吗?
发表于 2015-9-15 11:09:03 | 显示全部楼层
回复 3# fzu_physics

这个问题是Calibre rule和PDK不匹配引起的。不知道算谁的问题。你现在可以自己先改一下网表,把电路的网表中的关于5端的M换成X,然后加上SUBCKT的定义,或者把lvs rule修改,让提取5端器件提成M开头,而不是X开头。
发表于 2015-9-16 13:45:44 | 显示全部楼层
分享我以前修改用的perl代码

#!/usr/bin/perl -w
$^I = '.bak';
$line = 0;
while(<>){
        if($line == 0 ) {
                print ".SUBCKT nmosiso D G S B BN\n.ENDS\n";
                $line = 1;
        }
        s/^(\S+) (\S+) (\S+) (\S+) (\S+) (\S+) nmosiso/X$1 $2 $3 $4 $5 $6 nmosiso/g;
        print $_;
}

copy到工作站上,保存为xx.plz, 在命令行下 ./xx.pl netlist
发表于 2015-10-25 21:37:17 | 显示全部楼层
lvs 中device 写法的问题!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 09:09 , Processed in 0.023670 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表