在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6625|回复: 5

[求助] 只用一个LDO,如何给数字电路和模拟电路供电?

[复制链接]
发表于 2015-7-30 09:34:21 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位一个LDO应用的问题:只用一个LDO,如何给数字电路和模拟电路供电?
    假设只有一个LDO(如TI的TPS717),输出需要接low ESR的1uF以上的电容。
    这个LDO给数字电路和模拟电路供电,数字电源(DVDD)和模拟电源(AVDD)分别用1uF 耦合到DGND和AGND,同时AVDD和DVDD之间用一个小电阻/磁珠/电感串联,DGND和AGND之间用一个磁珠串联。
    假设数字电路和模拟电路的平均功耗相等。

问题:
1)LDO的输出端是接AVDD还是DVDD?
2)由于LDO需要接Low ESR cap,说明应该是内部零点补偿了,那么数字电源和模拟电源之间的磁珠或者电阻与其中的一个输出电容是不是又形成了一个低频零点,导致LDO环路不稳定?



类型的电路如下图,原讨论帖在:http://www.52rd.com/bbs/Dispbbs.asp?BoardID=56&ID=73322


                               
登录/注册后可看大图
 楼主| 发表于 2015-7-30 11:33:24 | 显示全部楼层

标题

本帖最后由 huanggc1989 于 2015-7-30 12:23 编辑

自己顶一下帖吧,怕沉了。。。。
个人觉得靠近LDO的输出端应该接一个较大的low ESR cap(如10uF),减小环路带宽(主极点内缩)。在靠近被供电的模拟电路的电源端接小电容(0.1uF),数字电源也是如此。将寄生的零点推往带外。
其次,LDO输出先给模拟电路供电,再经磁珠给数字电路供电。减少模拟电路的噪声。
不知道分析的对不对,还望大神指点
发表于 2015-7-30 15:00:00 | 显示全部楼层
本帖最后由 lwjee 于 2015-7-30 15:01 编辑

如果是PCB设计,应该是LDO输出两条线,分别接到AVDD和DVDD上,同时在AVDD和DVDD pin接近处加CAP。并且为了LDO的稳定,在LDO输出也应加Cap。
 楼主| 发表于 2015-7-30 19:46:02 | 显示全部楼层

标题

回复 3# lwjee
   
    我看到网上也有人这么说的,那么LDO输出端(Vout)的cap是不是要远大于AVDD, DVDD的那两个cap?如10uF和0.1uF
发表于 2015-7-31 01:07:35 | 显示全部楼层
对,分开layout,加磁珠
发表于 2015-7-31 11:17:41 | 显示全部楼层
回复 4# huanggc1989


   滤除噪声是在DVDD和AVDD上的效果好,但要LDO上的 保证稳定
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 16:11 , Processed in 0.028463 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表