在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4265|回复: 13

[求助] AC-DC中bandgap的PSRR问题

[复制链接]
发表于 2015-5-27 16:16:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位大神,在AC-DC中,基准电压的PSRR的频率特性是否要考虑系统的开关频率?目前我做的一个产品,开关频率最高是170kHz,bandgap的PSRR+在低频大概50dB,200Hz处开始下降,到200kHz降到了-2dB左右,这样的话,相当于在开关频率附近,PSRR+很差,是不是会有问题?另外,还要考虑PSRR-吗?我采用的结构,PSRR-在低频下就很差。
 楼主| 发表于 2015-5-28 08:43:01 | 显示全部楼层
自己顶一下。请各位大神稍微点拨一下,谢谢了
发表于 2015-5-28 18:54:28 | 显示全部楼层
结构贴出来看看
 楼主| 发表于 2015-5-28 21:33:42 | 显示全部楼层

标题

我就是想知道,要不要考虑开关频率处的PSRR,或是考虑多大频率的?这样我才能知道怎么改,以及要不要换个结构
发表于 2015-5-29 09:13:56 | 显示全部楼层
坦白讲,楼主的担心是很有道理的

通常bg的输出会适当加一些rc去滤波,这个位置上也可以理解成提高高频psrr

以楼主200k -2db为例的话,如果增加一个10k左右的极点,因该会有将近-30db

这样的好处是不用改动已经设计完的bg

坏处是,10k对应的rc,面积还是不小的

另外psrr-,如果做成current mode,会好很多

但是通常是通过良好的gnd规划来回避这个问题吧。
 楼主| 发表于 2015-5-29 10:58:08 | 显示全部楼层
回复 5# magicdog


   太感谢了!再请教下,您说得current mode是指哪种结构?
发表于 2015-5-29 13:25:33 | 显示全部楼层
发表于 2015-5-29 16:02:10 | 显示全部楼层
Bandgap做得太差,打回去重做。:-)
一般带宽做到1MHz很正常,最差的PSRR也要有-20dB。楼主有仿真运放的特性吗?



请教各位大神,在AC-DC中,基准电压的PSRR的频率特性是否要考虑系统的开关频率?目前我做的一个产品,开关频 ...
ygyg100 发表于 2015-5-27 16:16

发表于 2015-5-29 16:11:57 | 显示全部楼层
你bandgap输出VREF有没有pin呢? 有pin, pin上挂个100nF或者1uF电容就可以好很多了。

没有这个pin的话,还是band gap上改进吧。
 楼主| 发表于 2015-5-29 16:20:29 | 显示全部楼层
本帖最后由 ygyg100 于 2015-5-29 16:30 编辑

回复 8# yjsun


   感谢指导!您说的带宽1MHz指的是哪个带宽?是PSRR下降完开始上升时的频率?开关频率如果200k左右的话,PSRR到底要做到什么程度算合适呢?
我的bandgap是不带运放的结构,如下图,为了提高PSRR,我把输出的RC提高了,目前在开关频率附近10dB左右,我看不出来还能怎么提高了(不显著增大面积),除非改结构,希望您指导一下。

bgr.JPG
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 11:05 , Processed in 0.028884 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表