在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2569|回复: 6

[求助] 关于current steering DAC的settling time

[复制链接]
发表于 2015-5-27 09:03:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位一个问题:我在做current steering DAC的时候,我把编码从0000000000到0000000001,settling      time很短,但是,我把编码从1111111110到1111111111,settling      time变长了很多;变化都是最后一位,时间应该一样啊?为什么settling time会变长?
请各位大虾指点一二,谢谢!
发表于 2015-5-27 11:40:42 | 显示全部楼层
猜测你是PMOS输出吧?0000001时输出最小,11111111输出最大,PMOS工作状态不一样
 楼主| 发表于 2015-5-27 17:43:55 | 显示全部楼层
回复 2# xuriver2012


谢谢您的回复,仅仅是因为输出电压的变化,引起Vds的变化,导致一个电流偏大,一个电流偏小吗?

我之前认为DAC的settling time是输出阻抗,和负载电容+寄生电容决定的,与电流无关啊?

按照您的解释,这就是与电流相关的了,是这样吗?
发表于 2015-5-28 21:04:00 | 显示全部楼层
回复 3# 小蝌蚪


输出的寄生电容式不一样的,最后一位的建立应该是时间较长
发表于 2015-5-28 21:04:58 | 显示全部楼层
回复 3# 小蝌蚪


  神奇,我们是同一天注册的!!!!
发表于 2015-5-28 21:06:42 | 显示全部楼层
回复 3# 小蝌蚪


  输出的寄生电容不样,接近满幅时的建立时间应该较长。
发表于 2015-5-30 04:42:27 | 显示全部楼层
our senior has published paper on this issue for SAR. check adding resistor with capacitor.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 19:35 , Processed in 0.021415 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表