|
|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
最近在仿真PLL环路的输出jitter,即仿真各模块的噪声然后利用matlab处理,jitter积分范围选择10KHz~100MHz。仿真Divider时发现在100MHz频偏处有一个很大的spur(抑或是谐波处的噪声?),Divider为简单的固定40分频电路,VCO振荡频率1GHz,分频后为25MHz,不知道大家有没有遇到类似问题。仔细检查与调整PSS+PNOISE的设置,仍然存在这个问题,将40分频电路中的5分频与4分频器单独拿出来仿真,发现在1GHz频偏处同样会出现这种情况(输入同样为1GHz,频偏扫描范围100~2G+)。于是,这个问题的来源可能是什么,这个频偏处的意义与影响?(比如这个Divider,100MHz频偏处这个分量如果积分到环路输出jitter影响巨大)请各位指教,谢谢~
Divider Noise仿真的testbench、仿真结果与仿真设置:
Divider PNoise输出结果
Testbench
PSS设置
PNOISE设置
|
|