在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1850|回复: 3

[求助] MIC读出电路设计

[复制链接]
发表于 2015-1-27 12:11:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
搭建了一个类似的读出电路,在加调制器之前,如果在阻抗变换M3的栅端输入正弦波形,一直到运放的输出都是干净正常的正弦输出波形,但是当接上调制器后,每次时钟跳变,前面电路的正弦波形也出现较大的电压毛刺,这是什么原因造成的呢?为什么后面调制器的时钟会影响前面电路的正弦信号呢?求大神解释 截图00.png
发表于 2015-1-27 13:00:36 | 显示全部楼层
敏感(模拟)电路和数字电路部分要用相互隔离的电源供电,即使如此,开关信号仍然会通过寄生电容耦合到信号输入端。这也是为什么必须要用差分放大。

在版图中还要考虑接地和信号走线。
 楼主| 发表于 2015-1-27 20:19:22 | 显示全部楼层
回复 2# hszgl


   那是不是看前置运放的差分输出信号,只要该差分输出信号的毛刺很小就可以了;或者说只要前面的毛刺电压是完全对称的,就可以采用全差分结构减掉
发表于 2015-1-28 16:03:12 | 显示全部楼层
回复 3# xiaoqin0329


    不是对称,你看差分放大器的差模,噪声影响是共模。但是输出端也可能被影响,再根据需求配置滤波器。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-29 15:18 , Processed in 0.019077 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表