在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 5829|回复: 7

[求助] ChipScope可用的最大时钟频率是多少?

[复制链接]
发表于 2014-8-11 08:07:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
师傅曾说过,FPGA中最好不要使用超过150MHz的时钟频率,但是我不知道这个是否包括ChipScope的采样时钟。我的数据是在125MHz时钟下变化,我想用个250M的时钟去采样(这样数据不会采错),但是不知道这个时钟是否太大了。
发表于 2014-8-11 09:12:31 | 显示全部楼层
你的数据是在125MHz时钟下变化,那就用这个125MHz的时钟采样
chipscope的频率取决于芯片布局布线结果,与自己写的逻辑其实是一个意思
回复 支持 反对

使用道具 举报

 楼主| 发表于 2014-8-11 10:45:53 | 显示全部楼层
回复 2# haitaox


   谢谢你的回复。   我之所以想用个比较大的时钟,是因为125M时钟是FPGA外部输入的,不是来自于开发板,与FPGA内部的其他信号不同源。因为我的设计不是只有一个clk domain,所以我想用个较大的时钟去做采样,这样利于我在ChipScope中观察波形。之前尝试过用较小时钟采样,但是因为不同源的问题,采样到的信号不利于我观察。
   您的意思是我在ChipScope中用这个250M的时钟,就等同于在FPGA设计中使用到了这个时钟,这就和我师傅之前建议的200M以下时钟冲突了是吧。
回复 支持 反对

使用道具 举报

发表于 2014-8-11 11:41:05 | 显示全部楼层
回复 3# fanny_haiyun
可以用200m采样,但是信号就乱了,不是你想看到的结果,信号比较乱,因为整个电路是在你的125m下工作,只有用125m采到的信号看起来是准确的
回复 支持 反对

使用道具 举报

发表于 2014-8-11 16:25:59 | 显示全部楼层
回复 3# fanny_haiyun


    就算你用250MHz的时钟去采样125Mbps的信号,也会存在踩错数据的问题,异步时钟域的信号都会存在亚稳态的问题。
    chipscope说白了就是FPGA中的一块逻辑+BRAM,如果你的采样时钟频率高了,那布局布线自然就困难了
回复 支持 反对

使用道具 举报

发表于 2015-3-3 20:20:59 | 显示全部楼层
哎~不知道怎么使用vio核啊~
回复 支持 反对

使用道具 举报

发表于 2015-3-3 21:45:26 | 显示全部楼层
我曾经用150M时钟接入chipscope,观察信号都是125M时钟下产生的,最后布局布线时序报错,不知道你遇到过没
回复 支持 反对

使用道具 举报

发表于 2016-7-25 21:52:10 | 显示全部楼层
路过学习了
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-12 10:54 , Processed in 0.015046 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表