在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3072|回复: 8

[讨论] DC的策略

[复制链接]
发表于 2014-7-5 10:54:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
兄弟在做个项目,有2个时钟输入clk1,clk2,clk1和clk2的频率相差4倍,想问问大神,在dc综合时,这样clk1和clk2的input delay设置多少比较好?
 楼主| 发表于 2014-7-5 10:57:22 | 显示全部楼层
回复 1# pp_hong


我分别对两个clk进行了延时设置,但由于延时的绝对值不同,造成两个clk之间交叉检查时,报出来的slack超过了频率高的clk1的几倍。
发表于 2014-7-5 19:51:07 | 显示全部楼层
各设各的就行 ,

set_input_delay -clock clk1 -add
set_input_delay -clock clk2 -add
 楼主| 发表于 2014-7-6 13:29:32 | 显示全部楼层
本帖最后由 pp_hong 于 2014-7-6 13:34 编辑

回复 3# icfbicfb


   我也是这么设置的,但两个clock之间会报告violation,主要是由于delay长的一个clock引起的。比如clk1的周期是4ns,clk2的周期是16ns,考虑边界条件,clk1的input delay设置为2.3ns,clk2的input delay设置为13.2
ns,从clk2到clk1的path就会因为13.2ns的delay引起path violation,slack超过14ns,但实际path长也就是1ns左右。
这种情况怎么样处理比较好呢?谢谢!
发表于 2014-7-7 11:57:30 | 显示全部楼层
DC中先设置clk latency,到PR做CTS时去平衡。
 楼主| 发表于 2014-7-7 20:42:46 | 显示全部楼层
回复 5# mnluan


   我遇到的问题是在两个频率相差几倍的同步clock之间检查时,发生超过较快的clk几倍周期slack的情况。想知道怎么设置constraits比较合理?用了icfbicfb老大的方法,但这个violation还是存在。
发表于 2014-7-8 09:32:58 | 显示全部楼层
回复 6# pp_hong


    检查时钟域的多周期路径.set_multicycle_path
发表于 2014-7-9 17:29:31 | 显示全部楼层
回复 6# pp_hong

最好把你的约束和时序报告帖出来,比较好分析。文字描述不如看报告直接。
 楼主| 发表于 2014-9-8 10:01:10 | 显示全部楼层
最终是各设各的,并使用false path。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 19:27 , Processed in 0.024604 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表