在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: liangyi790328_8

[求助] 比较两个脉冲的宽度

[复制链接]
 楼主| 发表于 2013-2-26 15:34:12 | 显示全部楼层
此电路将用于数字PLL设计中。 10ps的差值也是我们想要达到的pll jitter 的大小。。
发表于 2013-2-28 15:22:38 | 显示全部楼层
发表于 2014-3-24 14:30:53 | 显示全部楼层
时间放大器 楼主尝试过没?
发表于 2014-3-25 01:12:55 | 显示全部楼层
That almost impossible with the digital circuit. The general purpose of the digital circuit is used the standard cell. There has a minimum width pulse limitation. So if you want to do 50ps pulse width. that must be satisfied the requirement of  minimum width pulse.
I thought the analog circuit is the best choice.
发表于 2014-3-25 11:54:27 | 显示全部楼层




   这样的精度,首先想到TDC,但这个确实太变态了吧
发表于 2014-3-25 15:55:25 | 显示全部楼层


这样的精度,首先想到TDC,但这个确实太变态了吧
wrl201 发表于 2014-3-25 11:54



如果能很好掌控FPGA内部的IC延时,也不算什么变态。
发表于 2014-3-27 21:48:37 | 显示全部楼层
ps级信号在fpga中没办法处理
iodelay单元一个tap好像是78ps
发表于 2014-4-8 21:11:04 | 显示全部楼层
可否基于时间-电压-频率-?-?  ?
发表于 2014-4-9 13:04:00 | 显示全部楼层
建议将需求详细说明一下,大家看看是不是一定要这样实现
单说楼主说的这些信息的话,用fpga的话,我觉得数字方法实现是不现实的,就算实现了代价也太大
最好还是从需求讨论起,也许有其他方案可以更简单的完成这个任务
发表于 2014-4-9 23:56:50 | 显示全部楼层
FPGA有这么高的PLL去采样你的信号吗?5ps,就是200GHz, 你还要满足奈奎斯特定理。
即使有,你怎么处理skew呢? 这点在skew里面很正常,FPGA的clk tree基本对用户透明,无法掌控。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 16:23 , Processed in 0.020585 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表