在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: lionlinok

[讨论] 带隙基准输出作为OSC内部比较器的参考电平为随OSC抖动

[复制链接]
发表于 2013-11-20 22:25:22 | 显示全部楼层
运放跟随隔离+RC滤波
发表于 2013-11-21 10:24:44 | 显示全部楼层
回复 7# lionlinok


   allen的《CMOS模拟集成电路设计》中图7.1-1电路这样的,这个电路从输出看进去的电阻很小,你的OSC对于基准的回馈驱动能力其实很有限,这样在这个buffer的输出上表现出的纹波应该不大
发表于 2013-11-21 10:36:45 | 显示全部楼层
VREF+OSC在一起,如果spice model做的好的话,Cgd/Cgs的电容会把噪声直接耦合到VREF上面,这个是无法避免的。你即使单纯的用跟随器隔离,依然还是会连续耦合到VREF上面的。
方法1:占空比尽量调整为50%,这样斜坡的斜率会最大,减小尖峰干扰。
方法2:RC滤波,或者直接加C滤波也不错(只要不影响稳定性)
方法3:跟随器+滤波器
你只能尽量降低干扰,降低VREF的纹波。。。。。
 楼主| 发表于 2013-11-22 15:42:00 | 显示全部楼层
回复 12# whb610


    我将普通运算放大器接成跟随器,等效输出电阻不也可以变成1/gm吗?应该是一样的吧?
 楼主| 发表于 2013-11-22 15:43:14 | 显示全部楼层
回复 13# silverpuma


    用单级跟随器和RC隔离,Vref还是有200uV左右的抖动幅度,频率是1.4M。看来很难完全去除。
发表于 2014-7-13 10:42:21 | 显示全部楼层
这就是回踢
发表于 2014-7-13 14:27:11 | 显示全部楼层
是 rc osc吗?输出信号串扰vref这是无法避免的,但是对性能指标没太大影响。  工业界一般采用buffer+cap filter就可以了
发表于 2014-7-13 21:48:54 | 显示全部楼层
Cgd耦合过来的
发表于 2014-9-13 13:07:21 | 显示全部楼层
我认为可以将运放连接为单位增益的跟随器,同时将运放的单位增益带宽设的比OSC的频率要低。也就是说这个buffer相当于一个低通的滤波器,可以讲OSC耦合过来的噪声给滤除。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 10:14 , Processed in 0.020415 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表