在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: djallonchina

[讨论] PLL中关于环路滤波器的问题

[复制链接]
发表于 2013-10-15 11:44:34 | 显示全部楼层
再具体一点就是这样,首先CP出来只需要一个C1,就OK,但是这样的话,加上VCO的极点,系统就不稳定了,所以需要引入R来加入一个零点补偿,引入R以后,因为电流充到R上会产生i*R的突变电压,从而产生很大的spur,所以再引入一个C2来减小突变电压。从而就形成了经典的PLL架构。
 楼主| 发表于 2013-10-15 18:46:20 | 显示全部楼层
回复 11# buckaroo


    谢谢你的耐心回复!大概明白你的意思,主要是因为电流流过R时,会产生IR drop,输出电压会有抖动,通过添加电容C减小抖动,从而减小输出杂散。
发表于 2013-10-25 17:33:11 | 显示全部楼层
这个C2的作用拉扎伟的书上有介绍啊,选择到C1的1/10到1/5,就不会对闭环响应时间和频率产生影响,不知道靠谱不靠谱
发表于 2013-10-25 19:32:12 | 显示全部楼层
回复 13# liliheqing


   你推到下就知道很靠谱
发表于 2013-10-25 21:21:23 | 显示全部楼层
没有C2会让VCO Overload的,再一个楼上各位高手说的很好~
即使VCO没有Overload也会出现Reference Spur等Side Effect劣化输出性能啊。
发表于 2014-8-7 14:56:46 | 显示全部楼层
有的论文说,为了jitter的考虑,一般C2=(1/50~1/10)的C1
发表于 2014-8-7 19:18:15 | 显示全部楼层
李宇根的PLL讲义说要加一个C2来防止大的电压突变
发表于 2014-8-18 10:12:01 | 显示全部楼层
好像方向标反了吧
发表于 2014-12-8 00:43:36 | 显示全部楼层
vxcvxvvvxvxvxvxcvxcx
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 20:32 , Processed in 0.019895 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表