在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4882|回复: 7

[求助] FPGA的AD采样后数据不平滑,有坏点

[复制链接]
发表于 2013-8-7 09:18:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
RT  用逻辑分析仪发现的,一直有坏点,怎么把他弄平滑点额.....求指导
发表于 2013-8-7 10:30:55 | 显示全部楼层
首先要确定下是FPGA采错了还是模拟信号本来就是有问题的?
 楼主| 发表于 2013-8-7 16:32:32 | 显示全部楼层
回复 2# yadog


   模拟信号我采集的是信号发生器发生的.....
发表于 2013-8-7 17:02:39 | 显示全部楼层
回复 1# micy1919


    AD接口时序好好检查一下试试
发表于 2013-8-7 20:17:36 | 显示全部楼层
检查时序,是否发生数据翻转,不行滤波。。。
发表于 2013-8-8 09:03:36 | 显示全部楼层
1,首先是定位问题,可以将输入到FPGA端的信号接入频谱仪,排除输入信号的问题。
2,如果输入信号没有问题,就看你采集AD数据的方法对不,有没有动态调整DCM来采集数据。选择最佳相位。
3,还有你的AD是否高速AD,如果超过单通道1.5G的时候可能比较麻烦,还有端口上的LVDS的电阻如果外部没有内部是要使用的。
 楼主| 发表于 2013-8-8 09:25:50 | 显示全部楼层
回复 6# chen851112


   DCM?  怎么弄  求指教
发表于 2013-8-8 14:59:04 | 显示全部楼层
xilinx的自己写个控制程序动态调起来。
altera的好像有个重配置,具体内容,下载相应的手册。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 07:35 , Processed in 0.020050 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表