在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: HADIST

[讨论] 如何用HDL实现2.5分频,且占空比是50%呢?

[复制链接]
 楼主| 发表于 2013-7-22 09:03:39 | 显示全部楼层
回复 10# chen851112


   使用上下沿,可以做到50%占空比吗?
 楼主| 发表于 2013-7-22 10:49:46 | 显示全部楼层
回复 13# chen851112


   能给说一下怎么做吗
 楼主| 发表于 2013-7-22 11:00:17 | 显示全部楼层
回复 15# chen851112


   我也觉得这个问题不好弄,所以才来看看大家的建议喽...
发表于 2013-7-22 14:55:36 | 显示全部楼层
如果你只拿来只是做仿真的话, 就用时钟上下沿计数器来做,如果需要综合的话, 那就去看看小数分频怎么做的
发表于 2013-7-22 15:15:12 | 显示全部楼层
回复 6# jery_cn


    使用两根wire 来复制clock,通过约束使两根wire 延迟相差四分之一个clock,然后异或一下可以产生一个4倍频。
发表于 2013-7-23 14:54:31 | 显示全部楼层
我也正要学习这一块,谁有比较专业的资料呢
发表于 2013-7-26 14:05:58 | 显示全部楼层
本帖最后由 39123811 于 2013-7-26 14:31 编辑




   整数倍频不难,X.5倍也不难,难的是后者的占空比为50%


先4倍频,再10分频
gygyg 发表于 2013-7-20 17:43



这是模电操作吧!求详细,此问题严重关注中


回复  jery_cn


    使用两根wire 来复制clock,通过约束使两根wire 延迟相差四分之一个clock,然后异或 ...
zongkai2003 发表于 2013-7-22 15:15




   LZ,这个应该能在硬件层面实现2.5分频,但是输出必须按照上面前辈所说的适当处理下,可以得到你想要的结果。
1.png
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 03:34 , Processed in 0.019610 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表