|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
小弟在综合的时候,基本所有约束的命令都用过了,但report_timing的时候却报如下情况,请问这该怎么办呢?
Report : timing
-path full
-delay min
-max_paths 1
Design : simple_DCO
Version: B-2008.09
Date : Wed Jul 10 15:55:26 2013
****************************************
Operating Conditions: fast Library: fast
Wire Load Model Mode: top
Startpoint: CK_reg/Q (internal pin)
Endpoint: CK (output port clocked by tap0)
Path Group: (none)
Path Type: min
Des/Clust/Port Wire Load Model Library
------------------------------------------------
simple_DCO smic18_wl10 slow
Point Incr Path
-----------------------------------------------------------
CK_reg/Q (JKFFRX4) 0.00 0.00 r
CK (out) 0.00 0.00 r
data arrival time 0.00
-----------------------------------------------------------
(Path is unconstrained)
我看了一下,这部分的时序报告是针对我数字电路模块中的一个D触发器的报告, 如下图,
,正因为这个unconstrained path导致综合后的网表仿真波形不对。请问该怎么进行约束呢? |
|