在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6313|回复: 14

[求助] 开关电容放大器的输入DC工作点的问题! 求大神们拯救

[复制链接]
发表于 2013-4-2 23:57:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
QQ截图20130402114814.png
这是我的电路, Opamp是一个cascode single input output的一级放大.
这是从一个paper得到的电路, 上面写的是Sreset闭合, 输入端建立DC工作点.
我的VDD是5V, Input output DC点都是2.5V, 但是我跑仿真输出的波形是类似于这个鸟样(下图)
无标题.png

(仿真忘截图了, 随便手画个大概波形样子)
为啥输出波形是一直往上飘的呢? 等到Sreset一闭合output=2.5,然后断开, 输出还是这样,一直这样周期变化
是不是开关频率要足够大才行?(顺便问下开关频率如何定?)
难道输入端还要单独给一个DC bias么? 感觉Sreset一闭合再打开 Cf的电压不会突变, 应该可以在输入提供一个DC偏置点
 楼主| 发表于 2013-4-3 23:17:37 | 显示全部楼层
有人帮帮忙么
 楼主| 发表于 2013-4-5 12:12:20 | 显示全部楼层
等人解救...
发表于 2013-4-8 16:50:45 | 显示全部楼层
或许是时钟频率太高所致,把开关时钟降低些,再看看结果
 楼主| 发表于 2013-4-8 23:13:41 | 显示全部楼层
回复 4# yearslater


    谢谢解答...
这个结构本身有没有问题呢? 我总感觉电路不太对, 有点不稳定
还有就是时钟频率应该怎样决定呀?
发表于 2013-4-9 01:02:44 | 显示全部楼层
post the whole schematic.
 楼主| 发表于 2013-4-11 04:46:54 | 显示全部楼层
回复 6# widlarfan


    opamp就是上面2个PMOS 下面2个NMOS的单级cascode input是最下面的NMOS的gate
发表于 2013-4-11 07:52:04 | 显示全部楼层
check the OP of your ckt connected in unit gain structure.
发表于 2013-4-11 07:55:25 | 显示全部楼层
check the OP of your ckt connected in unit gain structure.
发表于 2013-4-11 08:21:25 | 显示全部楼层
系统稳定吗?静态工作点稳定吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 07:55 , Processed in 0.030472 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表