在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 29292|回复: 131

CPU源代码分析与芯片设计及Linux移植 [平装]~ 倪继利 (作者) - PDF

[复制链接]
发表于 2013-4-4 12:01:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 xsunlightx 于 2013-4-5 19:07 编辑

51IPikpNnuL._SL500_AA300_.jpg

图书描述
出版日期: 2007年4月1日
  本书全面系统地讲解了CPU的芯片设计技术。书中详细分析了开放源代码32位RISC CPU(or1200)的源代码、编译器的移植、Linux操作系统的移植,介绍了CPU源代码在FPGA上的实现方法,说明了CPU芯片的全定制设计方法。
  作者不仅分析了源代码,而且进行了芯片设计实现,并详细讲述了设计方法。本书的内容全面、深入、系统,融入了作者长期的芯片设计经验,这使本书对开发人员更有实际的指导意义。
  本书主要针对从事芯片设计的中高级读者及芯片设计工程师,也适合作为大学教材和参考书。


基本信息
出版社: 电子工业; 第1版 (2007年4月1日)
平装: 596页
语种: 简体中文
开本: 0开
ISBN: 7121039842
条形码: 9787121039843
商品尺寸: 28 x 20.2 x 2.6 cm
商品重量: 1.2 Kg
品牌: 电子工业出版社
ASIN: B0011F3DMK

商品描述
目录
第1章 CPU构架概述
1.1 计算机体系结构概述
1.2 标量流水线技术
1.3 超标量构架
1.4 超长指令构架
1.5 处理器介绍
第2章 OR1200构架
 2.1 OpenRISC概述
 2.2 OR1200构架
 2.3 OR1200核心寄存器
 2.4 OR1200的IO接口说明
 2.5 OR1200核心硬件配置
第3章 Wishbone片上总线
 3.1 概述
 3.2 基本特点
 3.3 接口信号定义
 3.4 Wishbone支持的互联类型
 3.5 Wishbone总线周期
 3.6 Wishbone寄存反馈总线周期
 3.7 Wishbone规范对IP文档的要求
 3.8 Wishbone从设备接口示例
 3.9 Wishbone对RAM/ROM的支持
 3.10 Wishbone点到点连接示例
 3.11 Wishbone共享总线连接示例
 3.12 地址译码
 3.13 仲裁器的设计
 3.14 小结
第4章 CPU/DSP核心
 4.1 CPU/DSP核心
 4.2 IF级
 4.3 ID级
 4.4 EX级
 4.5 系统控制模块
 4.6 MA级(lsu模块)
 4.7 WB级
第5章 OpenRISC存储系统
 5.1 概述
 5.2 OpenRISC的高速缓存
 5.3 OpenRISC的虚拟存储系统源码分析
 5.4 OpenRISC高速缓存的源码分析
 5.5 片上存储器QMEM
第6章 OpenRISC的主要外设
 6.1 概述
 6.2 写缓冲模块OR1200_sb
 6.3 总线接口单元模块OR1200_wb_biu
 6.4 计时器模块OR1200_tt
 6.5 可编程中断控制器模块OR1200_pic
 6.6 电源管理模块OR1200_pm
第7章 OpenRISC调试接口
 7.1 OR1200的调试功能概述
 7.2 调试单元OR1200_du模块
 7.3 JTAG开发接口模块
 7.4 小结
第8章 编译器移植
 8.1 编译过程简介
 8.2 GNU开发工具链
 8.3 RTL语言
 8.4 OR32平台GCC编译器移植
 8.5 OR32平台binutils的移植
 8.6 OR32工具链的编译安装
第9章 Linux平台移植
 9.1 编写OR32复位例外
 9.2 内核启动(函数start_kernel)
 9.3 内核启动时建立平台(函数setup_arch)
 9.4 例外处理
 9.5 运行时用到的底层接口
 9.6 Linux移植
第10章 OpenRISC参考设计与FPGA移植
10.1 OpenRISC的功能验证
10.2 ORP_SOC的FPGA移植
10.3 FPGA开发板的设计与使用
第11章 开放源代码以太网MAC控制器IP
11.1 开放源代码以太网媒体访问控制器IP
11.2 以太网MAC控制器IP顶层模块
11.3 MII接口模块
11.4 以太网数据发送模块
11.5 以太网数据接收模块
11.6 以太网MAC控制模块
11.7 以太网MAC状态模块
11.8 以太网MAC寄存器模块
11.9 以太网MAC Wishbone接口模块
11.10 小结
第12章 USB设备功能模块
 12.1 USB 2.0包标识符及传输控制概述
 12.2 USB IP核的整体结构
 12.3 寄存器文件模块usbf_rf
 12.4 Wishbone接口模块usbf_wb
 12.5 内存缓冲区仲裁器
 12.5 模块usbf_mem_arb
 12.6 协议层模块
 12.7 UTMI接口模块
第13章 全定制芯片设计方法
 13.1 集成电路设计概述
 13.2 芯片设计流程
 13.3 DC工具综合
 13.4 PrimeTime静态时序分析
 13.5 可测性设计
 13.6 自动布局布线
 13.7 版图的物理验证
附录A 循环冗余校验算法分析与实现
附录B 基于元胞自动机和线性反馈移位寄存器的硬件随机数生成器
附录C Verilog RTL设计中的常见问题
参考文献

扫本附件:
CPU源代码分析与芯片设计及Linux移植.part01.rar (15 MB, 下载次数: 1347 )
CPU源代码分析与芯片设计及Linux移植.part02.rar (15 MB, 下载次数: 1500 )
CPU源代码分析与芯片设计及Linux移植.part03.rar (15 MB, 下载次数: 1364 )
CPU源代码分析与芯片设计及Linux移植.part04.rar (15 MB, 下载次数: 1502 )
CPU源代码分析与芯片设计及Linux移植.part05.rar (15 MB, 下载次数: 1362 )
CPU源代码分析与芯片设计及Linux移植.part06.rar (15 MB, 下载次数: 1535 )
CPU源代码分析与芯片设计及Linux移植.part07.rar (15 MB, 下载次数: 1254 )
CPU源代码分析与芯片设计及Linux移植.part08.rar (15 MB, 下载次数: 1405 )
CPU源代码分析与芯片设计及Linux移植.part09.rar (15 MB, 下载次数: 1342 )
CPU源代码分析与芯片设计及Linux移植.part10.rar (13.93 MB, 下载次数: 1181 )

Done.
发表于 2013-4-10 15:04:46 | 显示全部楼层
要是直接由代码,这样看起来就更方便了
发表于 2013-4-16 20:26:43 | 显示全部楼层
下载学习!
发表于 2013-4-21 03:36:42 | 显示全部楼层
谢谢LZ 分享!
发表于 2013-4-21 17:44:07 | 显示全部楼层
学习学习
发表于 2013-4-21 22:32:26 | 显示全部楼层
好东西,谢谢分享
发表于 2013-4-26 10:50:39 | 显示全部楼层
没有网盘链接,那样可能快很多的!!!
发表于 2013-4-27 21:54:36 | 显示全部楼层
能讲得深入吗?
发表于 2013-4-29 00:20:46 | 显示全部楼层
多谢楼主。。
发表于 2013-5-17 20:55:12 | 显示全部楼层
这个之前看过,一般般。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 10:13 , Processed in 0.030057 second(s), 12 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表