在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8682|回复: 9

[求助] 复位信号high fanout问题

[复制链接]
发表于 2012-10-17 16:05:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
RT
对一个设计代码进行DC综合,综合结果报告报告如下warning
Warning: Design 'VR_CS_LCOS2012_VSP_TOP' contains 1 high-fanout nets. A fanout number of 1000 will be used for delay calculations involving these nets. (TIM-134)
     Net 'uVR_CS_LCOS2012_DITHER/rstb': 1084 load(s), 1 driver(s)
请问各位大大,是否需要在DC综合时对其进行修正处理?还是放在ICC布局布线的时候修正?假如是在后端布局布线,怎么处理?
发表于 2012-10-17 17:35:23 | 显示全部楼层
DC的时候就不要管它了 让ICC去处理好了
 楼主| 发表于 2012-10-17 17:49:39 | 显示全部楼层
回复 2# applecinu


    刚刚解决了,在DC时候 设置ideal net,ICC的时候remove 并插buffer tree 处理。
    现在还有一个问题,ICC里如何移除dont touch的属性?
发表于 2012-12-28 19:00:39 | 显示全部楼层
回复 3# cxj2010


1.    楼主,你说的icc里面插入buffer tree,是只给reset信号做cts么?

2.如果不对reset信号做cts,那么工具会自动给各个reset信号加上buffer,修正time violation和fanout这类的问题。不做reset的cts和做了cts之后差别就在于cts的情况下有skew的考量,请问在reset的设计里面重要么?
发表于 2012-12-29 10:45:48 | 显示全部楼层
回复 3# cxj2010


    你可以先report_attribute看看对应单元的属性,然后再remove_attribute来去掉相关的属性。
发表于 2012-12-29 11:30:23 | 显示全部楼层
回复 4# AveryYoung


    在placement的时候icc会自动将高扇出的net进行综合,插入buffer,这个时候,clock还保持着ideal_network状态,等到cts阶段,icc会自动移除clock的ideal_network状态,然后进行综合
发表于 2013-1-23 19:07:07 | 显示全部楼层
回复 6# SKILLER


   那么是不是只要做cts  他就会自己去掉ideal  的net!!然后根据你设置的max  fanout  做cts   sku!!
发表于 2013-1-23 19:08:34 | 显示全部楼层
回复 6# SKILLER


    做cts的时候不需要remove  ideal吗???
发表于 2014-5-4 14:40:39 | 显示全部楼层
请问各位大神,必须要对reset进行cts吗?如果做的话,应怎么做?如果不做的,后端时候工具不会自动加上buffer或者反相器吗?
发表于 2014-5-14 15:05:27 | 显示全部楼层
回复 4# AveryYoung


    同问,reset的skew重要吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 07:22 , Processed in 0.021437 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表