在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: kevinwjs

VerilogA model to measure the DNL & INL of ADC

[复制链接]
发表于 2012-10-19 12:41:27 | 显示全部楼层
正需要用,,,谢谢
发表于 2012-11-15 09:49:58 | 显示全部楼层
victory: :victory
发表于 2013-6-6 21:12:24 | 显示全部楼层
希望能有帮助
发表于 2013-9-5 16:07:03 | 显示全部楼层
GGGGGGGGGGGGGGGGGGGGGGGG
发表于 2014-2-27 22:41:56 | 显示全部楼层
感謝 ~~~
发表于 2014-2-27 22:56:05 | 显示全部楼层
非常感谢提供!
发表于 2014-6-5 20:23:08 | 显示全部楼层
这个是库里面自带的Veriloga代码吧,里面只是有计算方法,不知道是输入信号时ramp ,还是sine。
发表于 2014-6-9 18:07:25 | 显示全部楼层
good small tool !
发表于 2014-9-24 16:23:57 | 显示全部楼层
small program !
发表于 2014-10-20 10:52:14 | 显示全部楼层
kan kan
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 12:20 , Processed in 0.021535 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表